Studying at the University of Verona
Here you can find information on the organisational aspects of the Programme, lecture timetables, learning activities and useful contact details for your time at the University, from enrolment to graduation.
Academic calendar
The academic calendar shows the deadlines and scheduled events that are relevant to students, teaching and technical-administrative staff of the University. Public holidays and University closures are also indicated. The academic year normally begins on 1 October each year and ends on 30 September of the following year.
Course calendar
The Academic Calendar sets out the degree programme lecture and exam timetables, as well as the relevant university closure dates..
For the year 2001/2002 No calendar yet available
Exam calendar
Exam dates and rounds are managed by the relevant Science and Engineering Teaching and Student Services Unit.
To view all the exam sessions available, please use the Exam dashboard on ESSE3.
If you forgot your login details or have problems logging in, please contact the relevant IT HelpDesk, or check the login details recovery web page.
Academic staff
Burattini Emilio
Piccinini Nicola

Scollo Giuseppe
Study Plan
The Study Plan includes all modules, teaching and learning activities that each student will need to undertake during their time at the University. Please select your Study Plan based on your enrolment year.
In attesa che venga pubblicato il piano didattico 2001/2002, consulta il piano dell'anno accademico in corso al link
Legend | Type of training activity (TTA)
TAF (Type of Educational Activity) All courses and activities are classified into different types of educational activities, indicated by a letter.
Sytems of Information Elaboration (2004/2005)
Teaching code
4S00028
Teacher
Credits
5
Also offered in courses:
- Sytems of Information Elaboration of the course Level 1 Masters in Network Planning and Management
Language
Italian
Scientific Disciplinary Sector (SSD)
ING-INF/05 - INFORMATION PROCESSING SYSTEMS
Period
First four-month term for the second year onwards dal Sep 27, 2004 al Nov 26, 2004.
Location
VERONA
Learning outcomes
Scopo del corso è presentare le tecniche per modellare e dimensionare un sistema di calcolo valutando l'impatto che i singoli componenti hanno sulle prestazioni complessive in particolare dal punto di vista delle prestazioni del sistema di rete. Questo obiettivo viene raggiunto in due modi: imparando a valutare le prestazioni di un sistema digitale composto da dispositivi esistenti sul mercato (CPU, memorie, dischi, rete, ecc.) e imparando a modellare e progettare dispositivi digitali ad hoc adatti a rispondere ad esigenze specifiche (ASIC, dispositivi programmabili sul campo).
Program
* Architetture reali:
o Famiglie microprocessori Intel
o Apparati di Rete
o Architetture parallele
o Architetture distribuite
* Analisi delle prestazioni qualitative:
o Indici di valutazione delle prestazioni
o Metriche di valutazione delle prestazioni
* Analisi delle prestazioni quantitative:
o Prestazioni di un sistema distribuito
o Modelli a Reti di Code a classe singola
o Algoritmo analitico di soluzione esatta di Reti di Code
* La modellazione dei sistemi Hardware/Software:
o Il linguaggio SystemC per la modellazione di sistemi digitali
o La modellazione di una rete con NS2
o La modellazione dei sistemi real-time
* Valutazione delle prestazioni dei sistemi digitali:
o Prestazioni di una rete
o Prestazioni di un sistema hardware/software
o Prestazioni di un sistema real-time
* Esperienze industriali:
o il caso Telefin
* Laboratorio:
o Modellazione/simulazione reti di code
o Modellazioni sistemi HW/SW in SystemC
o Modellazione reti in NS2
o Modellazione simulazione terminali mobili
Il corso viene svolto in 32 ore di lezione e 12 ore di laboratorio. Le attività pratiche vengono svolte utilizzando le attrezzature hardware e software presenti nel laboratorio EDA (Electronic Design Automation) e nel Dipartimento. Durante il corso saranno effettuate presentazioni da parte di aziende del settore della progettazione di sistemi di elaborazione.
Author | Title | Publishing house | Year | ISBN | Notes |
---|---|---|---|---|---|
Hennessy, Patterson | Computer Architecture: A Quantitative Approach (3rd edition) (Edizione 3) | Morgan Kaufmann | 2003 | 1558605967 | |
Franco Fummi, Mariagiovanna Sami, Cristina Silvano | Progettazione Digitale (Edizione 2) | McGraw-Hill | 2007 | 8838663521 | |
E.D. Lazowska, J. Zahorjan, G.S. Graham, K. Sevcik | Quantitative System Performance | Prentice Hall | 1984 |
Examination Methods
Le competenze teoriche vengono verificate con una prova scritta scomposta, durante il corso in due prove intermedie. Le attività di laboratorio mettono lo studente in grado di comprendere maggiormente la competenze teoriche proposte e sono misurate con un elaborato che permette di integrare il voto della prova scritta. Gli eventuali elaborati vengono di norma completati entro la fine del corso.
Teaching materials e documents
-
Dispense (html, it, 3 KB, 09/11/04)
-
Programma dettagliato (html, it, 30 KB, 23/02/05)
Type D and Type F activities
Training offer to be defined
Career prospects
Module/Programme news
News for students
There you will find information, resources and services useful during your time at the University (Student’s exam record, your study plan on ESSE3, Distance Learning courses, university email account, office forms, administrative procedures, etc.). You can log into MyUnivr with your GIA login details: only in this way will you be able to receive notification of all the notices from your teachers and your secretariat via email and soon also via the Univr app.